일반 layout 가이드
TI application note study -> Routing GPIO
Most single-ended nets have a width of 4 mils (0.1016 mm) and are spaced a
minimum of 1.5× the trace width from all other traces (2× the trace width is recommended).
-> 대부분의 Trace들은 4mils의 두께를 가지고 있으며, 다른 Trace와는 두께의 두배정도의 간격을 두는것이 적합함
Optimal performance should require trace widths to be no closer then 3× the dielectric height (between trace and adjacent ground or power plane).
-> 최적성능 보장을 위해선, dielectric 두께의 3배이상의 이격을 둬야 함
-> dielectric 두께관련 정보는 보드제작업체에 스택업 자료를 요청하면 구할 수 있음
<스택업 자료 예시>

The distance between complementary differential nets must be as close as possible (typically 1× the trace width).
-> 디퍼런셜 line 사이간격은 가까울 수록 좋으며, 일반적으로 Trace 두께와 동일하게 가져가는게 좋음
Complementary differential nets must be routed in parallel for the entire length (except escapes) with identical spacing between each complementary net.
-> Pair line은 전체 Net에서 병렬로 배선되야 합니다.
The trace spacing between different differential pairs must be a minimum of 2× the trace width or 2×
the spacing between the complementary parasitic differential pairs. ???
Organize all signals into net classes prior to routing.
-> 라우팅 하기 전 모든 신호를 net class로 정의해야함
Eliminate all right angle traces. Chambered traces (if needed) are recommended.
-> 직각으로 꺾이는 부분이 없어야 합니다.
Determine all constraints prior to routing respective net classes (skew, propagation delays, and so forth)
-> 라우팅 하기 전, 각 클래스별로 Net의 특성에 대해 정의합니다.